岡田健一
住所等
住所: 〒152-8552 東京都目黒区大岡山2-12-1-S3-28
Tel: 03-5734-2258 (教授室, あまり継がりません), 03-5734-3764 (秘書室/FAX)
Email: okadaee.eng.isct.ac.jp (NEW), okadaee.e.titech.ac.jp (OLD)
居室: 東京科学大学 大岡山キャンパス 南3号館 8階 812号室
学歴・職歴
- 1998年3月 京都大学 工学部 電子工学科卒
- 2000年3月 京都大学 大学院 情報学研究科 通信情報システム専攻 修士課程了
- 2003年3月 京都大学 大学院 情報学研究科 通信情報システム専攻 博士課程了
- 2000年4月 日本学術振興会 特別研究員 DC1 (2023年3月31日まで)
- 2003年4月 東京工業大学 精密工学研究所 助手 (益研究室)
- 2005年10月 東京工業大学 統合研究院 助手 (精密工学研究所 兼務)
- 2007年4月 東京工業大学 大学院理工学研究科 電子物理工学専攻 准教授
- 2016年4月 東京工業大学 工学院 電気電子系 准教授
- 2019年4月 東京工業大学 工学院 電気電子系 教授
- 2024年10月 東京科学大学 工学院 電気電子系 教授 (現職)
学位
京都大学博士(情報学) 「集積回路における性能ばらつき解析に関する研究」 2003年3月24日取得
研究
無線機・高周波回路(RF回路)に関する研究を行っています
-
第5世代移動通信システム(5G), Beyond 5G, 6G, 7G
ミリ波無線通信で未来の携帯電話を実現します. -
Si CMOS技術によるミリ波無線通信回路の研究
ミリ波のフロンティアを切り拓き,1Tb/s超の世界最速の無線機を実現します. -
フェーズドアレイアンテナ、ミリ波アンテナ、高周波基板設計
-
衛星向け無線通信
-
テラヘルツ無線通信・テラヘルツイメージング
-
オールデジタルPLL (All-Digital PLL, Synthesizable PLL)
自動合成可能なPLLを実現します. -
IoT/IoE向けバッテリーレス無線機
極低消費電力無線機により,IoTの世界を切り拓きます. -
量子コンピュータ, 量子センサ, Cryo CMOS, 原子時計
-
RF素子測定・モデリング (De-embedding, MOSFET, 伝送線路, スパイラルインダクタ, パッケージなど100GHz以上対応)
過去の研究
-
リコンフィギュラブルRF回路設計技術の研究 (Reconfigurable RF Circuit Design)
-
低電圧アナログRF回路設計(0.5Vで動作する極低消費電力無線回路を設計しています)
-
Wafer Level Package技術を用いたインダクタおよびWLPインダクタを利用した高性能CMOS RF回路の研究
-
製造ばらつきの統計的モデリング (MOSFETトランジスタ,配線)
-
Si ULSI向け超高速信号配線技術・ネットワークオンチップ
-
高速高密度プリント基板配線の設計 (40Gbps級 実測, シミュレーション, 解析技術)
-
大規模集積回路の統計遅延解析手法 (RSM + STA)
-
可変インダクタを用いたRF回路の広帯域化
キーワード:CMOS, 高周波回路(RF回路), CMOS RF回路設計, 発振器, 増幅器, VCO, PLL, LNA, PA, Mixer, 低電圧アナログ回路, ロジック半導体, 物理設計EDA, 高周波電磁界シミュレーション, 高周波測定技術, de-embedding, ミリ波, 60GHz, 無線機, AD-PLL, Sub-sampling PLL, Injection-Locked PLL, Synthesizable PLL, Millimeter-wave, Wireless transceiver, Radar, Imager, Wi-Fi, WiGig, 60GHz, 5G, Beyond 5G, 6G, 7G, フェーズドアレイ, 28GHz, 39GHz, 携帯電話, スマートフォン, アンテナ, フェーズドアレイアンテナ, 5G向けアンテナ, 高周波基板設計, 衛星通信, 衛星コンステレーション, LEO, GEO, GPS, テラヘルツ, 300GHz, 量子コンピュータ, 量子センサ, 量子通信, Cryo CMOS, 原子時計, ULPAC, CSAC, IoT, IoE, Bluetooth, Bluetooth Low Energy, BLE, Battery-less sensor node
主要発表論文
- Dingxin Xu, et al., “A DPD/Dither-Free DPLL Based on a Cascaded Fractional Divider and Pseudo-Differential DTCs Achieving a -62.1-dBc Fractional Spur,” IEEE Journal of Solid-State Circuits (JSSC), Vol. 59, No. , pp. , 2024.
- Dingxin Xu, et al., “A 6.5-to-8-GHz Cascaded Dual-Fractional-N Digital PLL Achieving -52.79-dBc Fractional Spur With 50-MHz Reference,” IEEE Journal of Solid-State Circuits (JSSC), Vol. 59, No. , pp. , 2024.
- Chun Wang, et al., “A Sub-THz Full-Duplex Phased-Array Transceiver with Self-Interference Cancellation and LO Feedthrough Suppression,” IEEE Journal of Solid-State Circuits (JSSC), Vol. 59, No. 4, pp. 978-992, Apr. 2024.
- Yuncheng Zhang, et al., “A Time-Mode-Modulation Digital Quadrature Power Amplifier Based on 1-bit Delta-Sigma Modulator and Hybrid FIR Filter,” IEEE Journal of Solid-State Circuits (JSSC), Vol. 59, No. 4, pp. 993-1005, Apr. 2024.
- Kenichi Okada, “Low-Power Fractional-N Digital PLL Design Techniques,” (invited) IEEE International Solid-State Circuits Conference (ISSCC) Forum, San Francisco, CA, Feb. 2024.
- Chun Wang, et al., “A 236-266GHz 4-Element Amplifier-Last Phased-Array Transmitter in 65nm CMOS,” IEEE International Solid-State Circuits Conference (ISSCC), San Francisco, CA, Feb. 2024.
- Dingxin Xu, et al., “A 7GHz Digital PLL with Cascaded Fractional Divider and Pseudo-Differential DTC Achieving -62.1dBc Fractional Spur and 143.7fs Integrated Jitter,” IEEE International Solid-State Circuits Conference (ISSCC), San Francisco, CA, Feb. 2024.
- Xi Fu, et al., “A Low-Power Radiation-Hardened Ka-Band CMOS Phased-Array Receiver for Small Satellite Constellation,” IEEE Journal of Solid-State Circuits (JSSC), Vol. 59, No. 2, pp. 349-363, Feb. 2024.
- Xi Fu, et al., “A Low-Power 256-Element Ka-Band CMOS Phased-Array Receiver with On-Chip Distributed Radiation Sensors for Small Satellite Constellations,” IEEE Journal of Solid-State Circuits (JSSC), Vol. 58, No. 12, pp. 3380-3395, Dec. 2023.
- Yudai Yamazaki, et al., “A 37-43.5GHz Phase and Amplitude Detection Circuit with 0.049-degree and 0.036-dB Accuracy for 5G Phased-Array Calibration Using Transformer-Based Injection-Enhanced ILFD,” IEEE Journal of Solid-State Circuits (JSSC), Vol. 58, No. 10, pp. 2851-2860, Oct. 2023.
- Zheng Li, et al., “A 39-GHz CMOS Bi-Directional Doherty Phased-Array Beamformer Using Shared-LUT DPD with Inter-Element Mismatch Compensation Technique for 5G Base-Station,” IEEE Journal of Solid-State Circuits (JSSC), Vol. 58, No. 4, pp. 901-914, Apr. 2023.
- Junjun Qiu, et al., “A 32kHz-Reference 2.4GHz Fractional-N Nonuniform Oversampling PLL with Gain Boosted PD and Loop Gain Calibration,” IEEE International Solid-State Circuits Conference (ISSCC), San Francisco, CA, Feb. 2023.
- Dongwon You, et al., “A Small-Satellite-Mounted 256-Element Ka-Band CMOS Phased-Array Transmitter Achieving 63.8dBm EIRP Under 26.6W Power Consumption Using Single/Dual Circular Polarization Active Coupler,” IEEE International Solid-State Circuits Conference (ISSCC), San Francisco, CA, Feb. 2023.
- Xi Fu, et al., “A 2.95mW/element Ka-band CMOS Phased-Array Receiver Utilizing On-Chip Distributed Radiation Sensors in Low Earth Orbit Small Satellite Constellation,” IEEE International Solid-State Circuits Conference (ISSCC), San Francisco, CA, Feb. 2023.
- Yi Zhang, Jian Pang, Zheng Li, Minzhe Tang, Yijing Liao, Ashbir Aviat Fadila, Atsushi Shirane, and Kenichi Okada, “A Power-Efficient CMOS Multi-Band Phased-Array Receiver Covering 24-71GHz Utilizing Harmonic-Selection Technique with 36-dB Inter-Band Blocker Tolerance for 5G NR,” IEEE Journal of Solid-State Circuits (JSSC), Vol. 57, No. 12, pp. 3617-3630, Dec. 2022.
- Ibrahim Abdo, et al., “A Bi-Directional 300GHz-Band Phased-Array Transceiver in 65nm CMOS with Outphasing Transmitting Mode and LO Emission Cancellation,” IEEE Journal of Solid-State Circuits (JSSC), Vol. 57, No. 8, pp. 2292-2308, Aug. 2022.
- Michihiro Ide, Atsushi Shirane, Kiyoshi Yanagisawa, Dongwon You, Jian Pang, and Kenichi Okada,
“A 28-GHz Phased-Array Relay Transceiver for 5G Network Using Vector-Summing Backscatter with 24-GHz Wireless Power and LO Transfer,”
IEEE Journal of Solid-State Circuits (JSSC), Vol. 57, No. 4, pp. 1211-1223, Apr. 2022.
- Jian Pang, et al., “A Power-Efficient 24-71GHz CMOS Phased-Array Receiver Utilizing Harmonic-Selection Technique Supporting 36-dB Inter-Band Blocker Rejection for 5G NR,” IEEE International Solid-State Circuits Conference (ISSCC), San Francisco, CA, Feb. 2022.
- Xi Fu, et al., “A 3.4mW/element Radiation-Hardened Ka-Band CMOS Phased-Array Receiver Utilizing Magnetic-Tuning Phase Shifter for Small Satellite Constellation,” IEEE International Solid-State Circuits Conference (ISSCC), San Francisco, CA, Feb. 2022.
- Yun Wang, et al., “A Ka-Band SATCOM Transceiver in 65-nm CMOS with High-Linearity TX and Dual-Channel Wide-Dynamic-Range RX for Terrestrial Terminal,” IEEE Journal of Solid-State Circuits (JSSC), Vol. 57, No. 2, pp. 356-370, Feb. 2022.
- Junjun Qiu, et al., “A 32kHz-Reference 2.4GHz Fractional-N Oversampling PLL with 200kHz Loop Bandwidth,” IEEE Journal of Solid-State Circuits (JSSC), Vol. 56, No. 12, pp. 3741-3755, Dec. 2021.
- Jian Pang, et al., “A CMOS Dual-Polarized Phased-Array Beamformer Utilizing Cross-Polarization Leakage Cancellation for 5G MIMO Systems,” IEEE Journal of Solid-State Circuits (JSSC), Vol. 56, No. 4, pp. 1310-1326, Apr. 2021.
- Ibrahim Abdo, et al., “A 300GHz-Band Phased-Array Transceiver Using Bi-Directional Outphasing and Hartley Architecture in 65nm CMOS,” IEEE International Solid-State Circuits Conference (ISSCC), pp. 316-317, Feb. 2021.
- Junjun Qiu, Zheng Sun, Bangan Liu, Wenqian Wang, Dingxin Xu, Hans Herdian, Hongye Huang, Yuncheng Zhang, Yun Wang, Atsushi Shirane, and Kenichi Okada, “A 32kHz-Reference 2.4GHz Fractional-N Oversampling PLL with 200kHz Loop Bandwidth,” IEEE International Solid-State Circuits Conference (ISSCC), pp. 454-455, Feb. 2021.
- Jian Pang, et al., “A 28-GHz CMOS Phased-Array Beamformer Utilizing Neutralized Bi-Directional Technique Supporting Dual-Polarized MIMO for 5G NR,” IEEE Journal of Solid-State Circuits (JSSC), Vol. 55, No. 9, pp. 2371-2386, Sept. 2020.
- Hiroshi Hamada, et al., “300-GHz-band 120-Gb/s Wireless Front-end Based on InP-HEMT PAs and Mixers,” IEEE Journal of Solid-State Circuits (JSSC), Vol. 55, No. 9, pp. 2316-2335, Sept. 2020.
- Yun Wang, et al., “A 39-GHz 64-Element Phased-Array Transceiver with Built-in Phase and Amplitude Calibration for Large-Array 5G NR in 65-nm CMOS,” IEEE Journal of Solid-State Circuits (JSSC), Vol. 55, No. 5, pp. 1249-1269, May 2020.
- Hanli Liu, Zheng Sun, Hongye Huang, Wei Deng, Teerachot Siriburanon, Jian Pang, Yun Wang, Rui Wu, Teruki Someya, Atsushi Shirane, and Kenichi Okada, “A 265-µW Fractional-N Digital PLL with Seamless Automatic Switching Sub-sampling/Sampling Feedback Path and Duty-Cycled Frequency-Locked Loop in 65nm CMOS,” IEEE Journal of Solid-State Circuits (JSSC), Vol. 54, No. 12, pp. 3478-3492, Dec. 2019.
- Haosheng Zhang, Herdian Hans, Aravind Tharayil Narayanan, Atsushi Shirane, Mitsuru Suzuki, Kazuhiro Harasaka, Kazuhiko Adachi, Shigeyoshi Goka, Shinya Yanagimachi, and Kenichi Okada, “ULPAC: A Miniaturized Ultralow-Power Atomic Clock,” IEEE Journal of Solid-State Circuits (JSSC), Vol. 54, No. 11, pp. 3135-3148, Nov. 2019.
- Jian Pang, et al., “A 28GHz CMOS Phased-Array Transceiver Based on LO Phase Shifting Architecture with Gain Invariant Phase Tuning for 5G New Radio,” IEEE Journal of Solid-State Circuits (JSSC), Vol. 54, No. 5, pp. 1228-1242, May 2019.
- Yun Wang, et al., “A 60-GHz 3.0Gb/s Spectrum Efficient BPOOK Transceiver for Low-power Short-range Wireless in 65-nm CMOS,” IEEE Journal of Solid-State Circuits (JSSC), Vol. 54, No. 5, pp. 1363-1374, May 2019.
- Jian Pang, et al., “A 50.1Gb/s 60-GHz CMOS Transceiver for IEEE 802.11ay with Calibration of LO Feed-Through and I/Q Imbalance,” IEEE Journal of Solid-State Circuits (JSSC), Vol. 54, No. 5, pp. 1375-1390, May 2019.
- Hanli Liu, Zheng Sun, Hongye Huang, Wei Deng, Teerachot Siriburanon, Jian Pang, Yun Wang, Rui Wu, Teruki Someya, Atsushi Shirane, and Kenichi Okada, “A 265-µW Fractional-N Digital PLL with Seamless Automatic Switching Subsampling/Sampling Feedback Path and Duty-Cycled Frequency-Locked Loop in 65nm CMOS,” IEEE International Solid-State Circuits Conference (ISSCC), San Francisco, CA, pp. 256-257, Feb. 2019.
- Jian Pang, et al., “A 28GHz CMOS Phased-Array Beamformer Utilizing Neutralized Bi-Directional Technique Supporting Dual-Polarized MIMO for 5G NR,” IEEE International Solid-State Circuits Conference (ISSCC), San Francisco, CA, pp. 344-345, Feb. 2019.
- Haosheng Zhang, Hans Herdian, Aravind Tharayil Narayanan, Atsushi Shirane, Mitsuru Suzuki, Kazuhiro Harasaka, Kazuhiko Adachi, Shinya Yanagimachi, and Kenichi Okada, “Ultra-Low-Power Atomic Clock for Satellite Constellation with 2.2x10-12 Long-Term Allan Deviation Using Cesium Coherent Population Trapping,” IEEE International Solid-State Circuits Conference (ISSCC), San Francisco, CA, pp. 462-463, Feb. 2019.
- Hanli Liu, Dexian Tang, Zheng Sun, Wei Deng, Huy Cu Ngo, and Kenichi Okada, “A Sub-mW Fractional-N ADPLL with FOM of -246dB for IoT Applications,” IEEE Journal of Solid-State Circuits (JSSC), Vol. 53, No. 12, pp. 3540-3552, Dec. 2018.
- Hanli Liu, Zheng Sun, Dexian Tang, Hongye Huang, Tohru Kaneko, Zhijie Chen, Wei Deng, Rui Wu and Kenichi Okada, “A DPLL-Centric Bluetooth Low-Energy Transceiver with a 2.3-mW Interference-Tolerant Hybrid-Loop Receiver in 65nm CMOS,” IEEE Journal of Solid-State Circuits (JSSC), Vol. 53, No. 12, pp. 3672-3687, Dec. 2018.
- Korkut Kaan Tokgoz, et al., “A 120Gb/s 16QAM CMOS Millimeter-Wave Wireless Transceiver,” IEEE International Solid-State Circuits Conference (ISSCC), San Francisco, CA, pp. 168-169, Feb. 2018.
- Hanli Liu, Dexian Tang, Zheng Sun, Wei Deng, Huy Cu Ngo, Kenichi Okada, and Akira Matsuzawa, “A 0.98mW Fractional-N ADPLL Using 10b Isolated Constant-Slope DTC with FoM of -246dB for IoT Applications in 65nm CMOS,” IEEE International Solid-State Circuits Conference (ISSCC), San Francisco, CA, pp. 246-247, Feb. 2018.
- Hanli Liu, Zheng Sun, Dexian Tang, Hongye Huang, Tohru Kaneko, Wei Deng, Rui Wu, Kenichi Okada, and Akira Matsuzawa, “An ADPLL-Centric Bluetooth Low-Energy Transceiver with 2.3mW Interference-Tolerant Hybrid-Loop Receiver and 2.9mW Single-Point Polar Transmitter in 65nm CMOS,” IEEE International Solid-State Circuits Conference (ISSCC), San Francisco, CA, pp. 444-445, Feb. 2018.
- Rui Wu, et al., “64-QAM 60-GHz CMOS Transceivers for IEEE 802.11ad/ay,” IEEE Journal of Solid-State Circuits (JSSC), Vol. 52, No. 11, pp. 2871-2891, Nov. 2017.
- Huy Cu Ngo, Kengo Nakata, Toru Yoshioka, Yuki Terashima, Kenichi Okada, and Akira Matsuzawa, “A 0.42ps-Jitter -241.7dB-FOM Synthesizable Injection-Locked PLL with Noise-Isolation LDO,” IEEE International Solid-State Circuits Conference (ISSCC), San Francisco, CA, pp. 150-151, Feb. 2017.
- Jian Pang, et al., “A 128-QAM 60GHz CMOS Transceiver for IEEE802.11ay with Calibration of LO Feedthrough and I/Q Imbalance,” IEEE International Solid-State Circuits Conference (ISSCC), San Francisco, CA, pp. 424-425, Feb. 2017.
- Kenichi Okada, “Synthesizable PLL Using Digital Standard Cell Library,” (invited) IEEE International Solid-State Circuits Conference (ISSCC) Forum, San Francisco, CA, pp.503-505, Feb. 2017.
- Zule Xu, Masaya Miyahara, Kenichi Okada, and Akira Matsuzawa, “A 3.6GHz Low-Noise Fractional-N Digital PLL Using SAR-ADC-Based TDC,” IEEE Journal of Solid-State Circuits (JSSC), Vol. 51, No. 10, pp. 2345-2356, Oct. 2016.
- Aravind Tharayil Narayanan, Makihiko Katsuragi, Kento Kimura, Satoshi Kondo, Korkut Kaan Tokgoz, Kengo Nakata, Wei Deng, Kenichi Okada, and Akira Matsuzawa, “A Fractional-N Sub-Sampling PLL Using a Pipelined Phase-Interpolator with an FoM of -250dB,” IEEE Journal of Solid-State Circuits (JSSC), Vol. 51, No. 7, pp. 1630-1640, July 2016.
- Teerachot Siriburanon, Satoshi Kondo, Kento Kimura, Tomohiro Ueno, Satoshi Kawashima, Tohru Kaneko, Wei Deng, Masaya Miyahara, Kenichi Okada, and Akira Matsuzawa, “A 2.2GHz -242dB-FOM 4.2mW ADC-PLL using Digital Sub-Sampling Architecture,” IEEE Journal of Solid-State Circuits (JSSC), Vol. 51, No. 6, pp. 1385-1397, June 2016.
- Teerachot Siriburanon, Satoshi Kondo, Makihiko Katsuragi, Hanli Liu, Kento Kimura, Wei Deng, Kenichi Okada, and Akira Matsuzawa, “A Low-Power Low-Noise mm-Wave Sub-Sampling PLL Using Dual-Step-Mixing ILFD and Tail-Coupling Quadrature Injection-Locked Oscillator for IEEE802.11ad,” IEEE Journal of Solid-State Circuits (JSSC), Vol. 51, No. 5, pp. 1246-1260, May 2016.
- Korkut Kaan Tokgoz, et al., “A 56Gb/s W-Band CMOS Wireless Transceiver,” IEEE International Solid-State Circuits Conference (ISSCC), San Francisco, CA, pp. 242-243, Feb. 2016.
- Rui Wu, et al., “A 42Gb/s 60GHz CMOS Transceiver for IEEE802.11ay,” IEEE International Solid-State Circuits Conference (ISSCC), San Francisco, CA, pp. 248-249, Feb. 2016.
- Wei Deng, Dongsheng Yang, Aravind Tharayil Narayanan, Kengo Nakata, Teerachot Siriburanon, Kenichi Okada, and Akira Matsuzawa, “A 0.048-mm2 3-mW Synthesizable Fractional-N PLL with a Soft Injection-Locking Technique,” IEEE International Solid-State Circuits Conference (ISSCC), San Francisco, CA, pp. 252-253, Feb. 2015.
- Rui Wu, et al., “A HCI-Healing 60GHz CMOS Transceiver,” IEEE International Solid-State Circuits Conference (ISSCC), San Francisco, CA, pp. 350-351, Feb. 2015.
- Teerachot Siriburanon, Satoshi Kondo, Kento Kimura, Tomohiro Ueno, Satoshi Kawashima, Tooru Kaneko, Wei Deng, Masaya Miyahara, Kenichi Okada, and Akira Matsuzawa, “A 2.2-GHz -242dB-FoM 4.2-mW ADC-PLL Using Digital Sub-Sampling Architecture,” IEEE International Solid-State Circuits Conference (ISSCC), San Francisco, CA, pp. 440-441, Feb. 2015.
- Wei Deng, Dongsheng Yang, Tomohiro Ueno, Teerachot Siriburanon, Satoshi Kondo, Kenichi Okada, and Akira Matsuzawa, “A Fully Synthesizable All-digital PLL with Interpolative Phase Coupled Oscillator, Current-Output DAC, and Fine-resolution Digital Varactor Using Gated Edge Injection Technique,” IEEE Journal of Solid-State Circuits (JSSC), Vol. 50, No. 1, pp. 68-80, Jan. 2015.
- Wei Deng, Shoichi Hara, Ahmed Musa, Kenichi Okada, and Akira Matsuzawa, “A Compact and Low-Power Fractionally Injection-Locked Quadrature Frequency Synthesizer Using a Self-synchronized Gating Injection Technique for Software-defined Radios,” IEEE Journal of Solid-State Circuits (JSSC), Vol. 49, No. 9, pp. 1984-1994, Sep. 2014.
- Kenichi Okada, et al., “A 64-QAM 60GHz CMOS Transceiver with 4-Channel Bonding,” IEEE International Solid-State Circuits Conference (ISSCC), San Francisco, CA, pp. 346-347, Feb. 2014.
- Wei Deng, Ahmed Musa, Teerachot Siriburanon, Masaya Miyahara, Kenichi Okada, and Akira Matsuzawa, “A 0.0066mm2 780µW Fully Synthesizable PLL with a Current Output DAC and an Interpolative-Phase Coupled Oscillator using Edge Injection Technique,” IEEE International Solid-State Circuits Conference (ISSCC), San Francisco, CA, pp. 266-267, Feb. 2014.
- Ahmed Musa, Wei Deng, Teerachot Siriburanon, Masaya Miyahara, Kenichi Okada, and Akira Matsuzawa, “A Compact, Low Power and Low Jitter Dual-Loop Injection Locked PLL Using All-Digital PVT Calibration,” IEEE Journal of Solid-State Circuits (JSSC), Vol. 49, No. 1, pp. 50-60, Jan. 2014.
- Wei Deng, Teerachot Siriburanon, Ahmed Musa, Kenichi Okada, and Akira Matsuzawa, “A Sub-harmonic Injection-locked Quadrature Frequency Synthesizer with Frequency Calibration Scheme for Millimeter-wave TDD Transceivers,” IEEE Journal of Solid-State Circuits (JSSC), Vol. 48, No. 7, pp. 1710-1720, July 2013.
- Wei Deng, Ahmed Musa, Teerachot Siriburanon, Masaya Miyahara, Kenichi Okada, and Akira Matsuzawa, “A 0.022mm2 970µW Dual-Loop Injection-Locked PLL with -243dB FOM Using Synthesizable All-Digital PVT Calibration Circuits,” IEEE International Solid-State Circuits Conference (ISSCC), San Francisco, CA, pp.248-249, Feb. 2013.
- Wei Deng, Kenichi Okada, and Akira Matsuzawa, “Class-C VCO with Amplitude Feedback Loop for Robust Start-up and Enhanced Oscillation Swing,” IEEE Journal of Solid-State Circuits (JSSC), Vol. 48, No. 2, pp.429-440, Feb. 2013.
- Kenichi Okada, et al., “Full Four-Channel 6.3-Gb/s 60-GHz CMOS Transceiver with Low-Power Analog and Digital Baseband Circuitry,” IEEE Journal of Solid-State Circuits (JSSC), Vol. 48, No. 1, pp.46-65, Jan. 2013.
- Kenichi Okada, et al., “A Full 4-Channel 6.3Gb/s 60GHz Direct-Conversion Transceiver With Low-Power Analog and Digital Baseband Circuitry,” IEEE International Solid-State Circuits Conference (ISSCC), San Francisco, CA, pp.218-219, Feb. 2012.
- Kenichi Okada, et al., “A 60-GHz 16QAM/8PSK/QPSK/BPSK Direct-Conversion Transceiver for IEEE802.15.3c,” IEEE Journal of Solid-State Circuits (JSSC), Vol. 46, No. 12, pp. 2988-3004, Dec. 2011.
- Ahmed Musa, Rui Murakami, Takahiro Sato, Win Chaivipas, Kenichi Okada, and Akira Matsuzawa, “A Low Phase Noise Quadrature Injection Locked Frequency Synthesizer for MM-Wave Applications,” IEEE Journal of Solid-State Circuits (JSSC), Vol. 46, No. 11, pp. 2635-2649, Nov. 2011.
- Kenichi Okada, Kota Matsushita, Keigo Bunsen, Rui Murakami, Ahmed Musa, Takahiro Sato, Hiroki Asada, Naoki Takayama, Ning Li, Shogo Ito, Win Chaivipas, Ryo Minami, and Akira Matsuzawa, “A 60GHz 16QAM/8PSK/QPSK/BPSK Direct-Conversion Transceiver for IEEE 802.15.3c,” IEEE International Solid-State Circuits Conference (ISSCC), San Francisco, CA, pp.160-161, Feb. 2011.
- Kenichi Okada, “Reconfigurable RF CMOS Circuits for Cognitive Radios,” (invited) IEEE International Solid-State Circuits Conference (ISSCC) Forum, San Francisco, CA, pp.512-513, Feb. 2010.
- Hiroyuki Ito, Makoto Kimura, Kazuya Miyashita, Takahiro Ishii, Kenichi Okada, and Kazuya Masu, “A Bidirectional- and Multi-Drop-Transmission-Line Interconnect for Multipoint-to-Multipoint On-Chip Communications,” IEEE Journal of Solid-State Circuits (JSSC), Vol. 43, No. 4, pp.1020-1029, April 2008.
- Hiroyuki Ito, Junpei Inoue, Shinichiro Gomi, Hideyuki Sugita, Kenichi Okada, and Kazuya Masu, “On-Chip Transmission Line for Long Global Interconnects,” IEEE International Electron Devices Meeting (IEDM), pp.677-680, 2004.
- Kenichi Okada, Kento Yamaoka, and Hidetoshi Onodera, “A Statistical Gate-Delay Model Considering Intra-Gate Variability,” IEEE/ACM International Conference on Computer Aided Design (ICCAD), pp.908-913, 2003.
研究助成
代表
- 科学研究費補助金 特別研究員奨励費 「微細集積回路の歩留まり保障設計技術の研究」 (2000年度〜2002年度)
- 科学技術振興調整費 若手任期付研究員助成 「オンチップLANを実現するバスIPの開発」 (2003年度〜2005年度) (事後評価 A)
- 東京工業大学 精密工学研究所 リーダーシップ支援経費 「動的再構成が可能なアナログRF回路技術の研究」 (2003年度)
- C&C振興財団 若手研究員助成 「動的再構成可能なアナログRF回路技術の研究」 (2003年度)
- 矢崎科学技術振興記念財団 奨励研究助成 「動的再構成可能なアナログRF回路技術の研究」 (2003年度)
- 稲盛財団 研究助成金 「動的再構成が可能なアナログRF回路技術の研究」 (2004年度〜2005年度)
- 東京工業大学 精密工学研究所 先導的研究機関支援経費 「超広帯域リコンフィギュラブル無線集積回路技術の研究」 (2004年度)
- カシオ科学振興財団 研究助成 「超広帯域リコンフィギュラブル無線集積回路技術の研究」 (2004年度〜2005年度)
- 財団法人 テレコム先端技術研究支援センター SCAT研究助成 「超広帯域リコンフィギュラブル無線集積回路技術の研究」(2005年度〜2007年度)
- 中島記念国際交流財団 日本人若手研究者研究助成金 「超広帯域リコンフィギュラブル無線集積回路技術の研究」(2005年度)
- 総務省 戦略的情報通信研究開発推進制度(SCOPE) 研究主体育成型研究開発 「ウエハレベルパッケージ技術による高周波集積インダクタの研究開発」(2005年度〜2007年度) (最終評価 29.6/35点満点)
- 科学研究費補助金 若手研究(A) 「動的再構成可能なアナログRFシリコン集積回路の研究」(2005年度〜2007年度)
- 東京工業大学 大学院理工学研究科 若手教員研究基盤整備助成 「40Gbps伝送を実現する超高速スケーラブル無線通信の研究」(2008年度)
- 共同研究 半導体理工学研究センター 「ミリ波対応リコンフィギュラブルCMOS電力増幅器の研究」(2008年度〜2010年度)
- キヤノン財団 研究助成 「CMOS技術を用いたミリ波帯超高速スケーラブル無線回路技術の研究」(2010年度〜2011年度)
- 科学研究費補助金 若手研究(A) 「テラビット無線伝送を実現するスケーラブルRFチップの研究」(2010年度〜2012年度)
- 総務省 戦略的情報通信研究開発推進制度(SCOPE) 研究主体育成型研究開発 「コグニティブ無線を実現するリコンフィギュラブルRF回路技術の研究開発」(2010年度〜2012年度)
- 共同研究 半導体理工学研究センター 「インジェクションロック型周波数分周器の校正および補償技術の研究」(2011年度〜2013年度)
- 東京工業大学 学長裁量経費「500円で製造可能な放射線検出器の作製」(2011年度)
- マツダ財団 研究助成 「超小型低消費電力CMOSワンチップ放射線検出器の研究」 (2011年度)
- 東電記念財団 研究助成 「安価で製造可能な超小型CMOSワンチップ放射線検出器の研究」 (2012年度)
- 科学研究費補助金 挑戦的萌芽研究 「相互相関法を用いた高感度CMOS放射線検出センサーの研究」(2013年度)
- 総務省 戦略的情報通信研究開発推進制度(SCOPE) 電波有効利用促進型研究開発 「CMOSミリ波帯無線機の周波数利用効率改善に関する研究開発」(2013年度〜2014年度)
- 東京工業大学「東工大の星」支援(2014年度〜2018年度)
- 共同研究 半導体理工学研究センター 「スタンダードセルのみを用い論理合成・配置配線可能な次世代フルデジタルPLL」(2014年度〜2016年度)
- NEDO エネルギー・環境新技術先導プログラム 「ULPセンサモジュールの研究開発」 (2015年度)
- NEDO インフラ維持管理・更新等の社会課題対応システム開発プロジェクト 「道路インフラ状態モニタリング用センサシステムの研究開発」 (2015年度〜)
- NEDO エネルギー・環境新技術先導プログラム 「ULPセンサモジュールの研究開発」 (2015年度)
- NEDO IoT推進のための横断技術開発プロジェクト 「超低消費電力データ収集システムの研究開発」 (2016年度〜2020年度)
- 総務省 戦略的情報通信研究開発推進制度(SCOPE) 電波有効利用促進型 「CMOSミリ波帯フェーズドアレイ無線機の研究開発」(2017年度〜2018年度)
- 総務省 電波資源拡大のための研究開発 「第5世代移動通信システムの更なる高度化に向けた研究開発」(2019年度〜2022年度)
- フジクラ財団 研究助成 「超小型衛星向けロール型大面積フェーズドアレイ無線機の研究開発」 (2019年度〜2020年度)
- 科学研究費補助金 基盤研究(A) 「非平面フェーズドアレイによる有指向無線の開拓」(2020年度〜2023年度)
- 科学技術振興機構 研究成果最適展開支援プログラム(A-STEP) 産学共同(本格型) 「Ka帯ビームフォーミング技術による超小型衛星通信の高速・高機能化」(2021年度〜2024年度)
- NICT Beyond 5G研究開発促進事業「継続的進化を可能とするB5G IoT SoC及びIoTソリューション構築プラットホームの研究開発」(2021年度〜2025年度)
- NICT Beyond 5G研究開発促進事業「次世代LEO通信コンステレーション構築に向けた超小型・低コスト電波・光ハイブリッド通信システムおよび通信制御システムの研究開発」(2021年度〜2024年度)
- 総務省 電波資源拡大のための研究開発 「テラヘルツ波による超大容量無線LAN伝送技術の研究開発」(2022年度〜2025年度)
分担
- 科学研究費補助金 特定領域研究(A)計画 「超高速マイクロ構造伝送線路配線の開発とRF駆動回路の研究」(2003年度のみ参加)
- 科学研究費補助金 基盤研究(B)一般 「in vivoワイヤレス通信チップの基礎研究」(2003年度のみ参加)
- 科学研究費補助金 萌芽研究 「マイクロメカニクス技術を用いたGHz帯可変インダクタの開発」(2003年度のみ参加)
- 共同研究 半導体理工学研究センター 「GHz信号伝送多層配線技術」(2003年度〜2004年度のみ参加)
- 科学研究費補助金 基盤研究(A) 「通信理論に基づくオンチップ超高速ナノスケールネットワークの開発」(2004年度〜2007年度)
- 総務省 戦略的情報通信研究開発推進制度 特定領域重点型研究開発 (2004年度〜2006年度)
- 共同研究 半導体理工学研究センター (2005年度〜2007年度)
- NEDO 大学発事業創出実用化研究開発事業 (2004年度〜2005年度)
- 科学技術振興調整費 次世代IT基盤構築のための研究開発 「将来のスーパーコンピューティングのための要素技術の研究開発」(2005年度〜2007年度)
- NEDO 次世代半導体材料・プロセス基盤プロジェクト(MIRAI)において計画している産学官連携研究に関する先導調査 (2005年度)
- NEDO 次世代半導体材料・プロセス基盤(MIRAI)プロジェクトにおける先導研究 (2006年度〜2007年度)
- 総務省 電波資源拡大のための研究開発 「ミリ波帯ブロードバンド通信用超高速ベースバンド・高周波混載集積回路技術の研究開発」(2007年度〜2011年度)
- 総務省 電波資源拡大のための研究開発 「ミリ波帯ワイヤレスアクセスネットワーク構築のための周波数高度利用技術の研究開発」(2012年度〜2015年度)
- 科学研究費補助金 基盤研究(A) 「折り紙技術を用いた超軽量展開アレーアンテナ構造の宇宙実証に関する研究」(2020年度〜2023年度)
- 国立研究開発法人宇宙航空研究開発機構 (JAXA) 革新的衛星技術実証プログラム 「Society 5.0に向けた発電・アンテナ機能を有する軽量膜展開構造物の実証」(2020年度〜2021年度)
他
受賞
- システムLSI琵琶湖ワークショップ 優秀ポスター賞 (1998年11月26日)
- 電子情報通信学会 学術奨励賞 (2002年3月28日)
- 情報処理学会 学生奨励賞 (2002年12月9日)
- 情報処理学会 優秀論文賞 (2003年7月22日)
- システムLSIワークショップ 優秀ポスター賞 (2003年11月27日)
- 丹羽保次郎記念論文賞 (2004年2月26日)
- 電気学会 優秀論文発表賞 (2004年3月1日)
- 手島工業教育資金団 手島記念研究賞 (博士論文賞) (2004年3月15日)
- 船井情報科学振興財団 船井情報科学奨励賞 (2004年3月27日)
- 情報処理学会 山下記念研究賞 (2004年7月22日)
- Ericsson Young Scientist Award (2004年11月22日)
- 井上科学振興財団 井上研究奨励賞 (2005年2月4日)
- 財団法人安藤研究所 安藤博記念学術奨励賞 (2006年6月24日)
- IEEE A-SSCC Outstanding Design Award (2006年11月14日)
- 回路とシステム軽井沢ワークショップ奨励賞 (2007年4月23日)
- LSI IPデザイン・アワード IP賞 (2007年4月26日)
- LSI IPデザイン・アワード 開発奨励賞 (2007年4月26日)
- ADMETA Technical Achievement Award 2006 (2007年10月23日)
- システムLSIワークショップ 優秀ポスター賞 (2007年11月21日)
- 矢崎科学技術振興記念財団 矢崎学術賞(奨励賞) (2008年3月13日)
- LSI IPデザイン・アワード IP賞 (2008年4月24日)
- LSI IPデザイン・アワード 研究助成賞 (2008年4月24日)
- 東工大工系若手奨励賞 (2008年9月17日)
- 丸文研究交流財団 丸文研究奨励賞 (2009年3月4日)
- IEEE Radio-Frequency Integration Technology (RFIT), Best Student Award (2009年12月10日)
- 東工大挑戦的研究賞 (2009年10月13日)
- LSIとシステムのワークショップ 優秀ポスター賞 (2010年5月19日)
- IEEE/ACM ASP-DAC, Special Feature Award (2011年1月26日)
- 文部科学大臣表彰 若手科学者賞 (2011年4月11日)
- LSIとシステムのワークショップ 優秀ポスター賞 (2011年5月18日)
- 電子情報通信学会 シニア会員 (2011年5月23日)
- 東工大工系創成的研究賞 (2011年10月19日)
- IEEE A-SSCC Best Design Award (2011年11月15日)
- IEEK Best Paper Award (2011年11月17日)
- 半導体理工学研究センター 共同研究賞 (2012年2月1日)
- 手島工業教育資金団 手島記念研究賞 (藤野志郎賞) (2012年2月27日)
- 船井情報科学振興財団 船井学術賞 (2012年4月14日)
- IEEE SSCS Japan Chapter Academic Research Award (2012年5月30日)
- IEEE SSCS Japan Chapter Academic Research Award (2013年5月15日)
- 日経BP NE ジャパン・ワイヤレス・テクノロジー・アワード 優秀賞 (2013年5月31日)
- IEEE/ACM ASP-DAC, Best Design Award (2014年1月22日)
- 日本学術振興会賞 (2014年2月10日)
- IEEE/ACM ASP-DAC, Best Design Award (2015年1月20日)
- 末松安晴賞 (2015年6月4日)
- IEEE Senior Member (2016年3月19日)
- IEEE/ACM ASP-DAC, Best Design Award (2017年1月17日)
- 日経BP NEアナログ・イノベーション・アワード 優秀賞 (2017年1月25日)
- 文部科学大臣表彰 科学技術賞 (2017年4月19日)
- システムLSIワークショップ 優秀ポスター賞 (2017年5月16日)
- IEEE Radio-Frequency Integration Technology (RFIT), Best Paper Award (2017年9月1日)
- IEEE SSCS Kansai Chapter Academic Research Award (2018年5月15日)
- 電子情報通信学会 論文賞 (2018年6月7日)
- IEEE SSCS Japan Chapter Academic Research Award (2019年5月14日)
- IEEE Radio Frequency Integrated Circuits Symposium (RFIC), Best Student Paper Award (2019年6月2日)
- 電子情報通信学会 業績賞 (2019年6月6日)
- 総務省 戦略的情報通信研究開発推進事業 研究開発奨励賞 (2019年10月9日)
- ドコモ・モバイル・サイエンス賞 (2019年10月18日)
- IEEE/ACM ASP-DAC, Prolific Author Award (2020年1月15日)
- 高柳健次郎業績賞 (2020年1月20日)
- KDDI Foundation Award (2020年3月26日)
- IEEE CICC 2020 Best Paper Award (2020年3月26日)
- IEEE ICTA 2020 Best Paper Award (2020年11月25日)
- IEEE/ACM ASP-DAC, Best Design Award (2021年1月18日)
- IEEE ISSCC Outstanding Evening Session Award (2021年2月15日)
- システムLSIワークショップ 優秀ポスター賞 (2021年5月11日)
- システムLSIワークショップ 優秀ポスター賞 (2021年5月11日)
- システムLSIワークショップ 優秀ポスター賞 (2021年5月11日)
- システムLSIワークショップ 最優秀ポスター賞 (2021年5月11日)
- IEEE SSCS Japan Chapter Academic Research Award (2022年5月10日)
- IEEE Global Symposium on Millimeter-Waves & Terahertz (GSMM), Best Paper Award (2022年5月18日)
- 電子情報通信学会 論文賞 (2022年6月9日)
- IEICE Electronics Express (ELEX) Best Paper Award (2022年9月6日)
- IEEE ICTA 2022 Best Paper Award (2022年10月30日)
- IEEE APMC 2022 Prize (2022年12月2日)
- 総務省 戦略的情報通信研究開発推進事業 成果展開推進賞 (2022年12月14日)
- IEEE Fellow (2023年1月1日)
- IEEE ISSCC Author-Recognition Award (2023年2月20日)
- 電子情報通信学会 論文賞 (2024年6月6日)
- IEICE Electronics Express (ELEX) Best Paper Award (2024年9月10日)
- 2024 IEEE A-SSCC 20th Anniversary Top-11 Contributor Award (2024年11月18日)
学生の受賞はこちら
学外活動
- International Conference on Solid State Devices and Materials, Steering Committee Member (2003.9-2004.9)
- 電子情報通信学会 回路とシステム軽井沢ワークショップ実行委員会 実行委員 (2003.11-2009.10)
- 電子情報通信学会 シリコンアナログRF研究専門委員会 幹事 (2004.2-2007.3)
- VDEC LSIデザイナーフォーラム 幹事 (2005年度)
- Workshop on Synthesis and System Integration of Mixed Technologies, Technical Program Committee (2006)
- IEICE Transactions, Special Section on VLSI Design Technology in the Sub-100 nm Era (March 2006), Editorial Committee Member
- IEICE Transactions, Special Section on VLSI Design and CAD Algorithm (Dec. 2006), Editorial Committee Member
- IEICE Transactions, Special Section on VLSI Design and CAD Algorithm (Dec. 2007), Editorial Committee Member
- IEICE Transactions, Special Section on VLSI Design and CAD Algorithm (Dec. 2008), Editorial Committee Member
- IEICE Transactions, Special Section of Selected Papers from the 20th Workshop on Circuits and Systems in Karuizawa (Apr. 2008), Editorial Committee Member
- IEEE Solid-State Circuits Society Japan Chapter, Treasurer (2007.1-2008.12)
- 電子情報通信学会 シリコンアナログRF研究専門委員会 幹事 (2007.4-2009.3)
- IEEE/ACM Asia and South Pacific Design Automation Conference (ASP-DAC), Design Contest Committee Member (2008)
- VDEC LSIデザイナーフォーラム 幹事 (2007年度)
- 電子情報通信学会知識ベース 編幹事 (2007年度-)
- IEEE/ACM Asia and South Pacific Design Automation Conference (ASP-DAC), Design Contest Committee Chair (2009)
- 電気学会 高周波集積回路効率的設計のための基盤技術調査専門委員会 (2008年度-2010年度)
- IEEE Solid-State Circuits Society Japan Chapter, Secretary (2009.1-2010.12)
- IEICE Transactions, Special Section on VLSI Design and CAD Algorithm (Dec. 2009), Editorial Committee Member
- IEICE Transactions, Special Section on Circuits and Design Techniques for Advanced Large Scale Integration (March 2010), Editorial Committee Member
- 電子情報通信学会 集積回路研究専門委員会 幹事補佐 (2009.5-2011.5)
- IEICE Transactions, Special Section on VLSI Design and CAD Algorithm (Dec. 2010), Editorial Committee Member
- URSI Asia-Pacific Radio Science Conference (AP-RASC), Session Convener (2010)
- IEEE/ACM Asia and South Pacific Design Automation Conference (ASP-DAC), Tutorial Chair (2011)
- IEICE Transactions, Special Section on VLSI Design and CAD Algorithm (Dec. 2011), Editorial Committee Member
- Journal of Electrical and Computer Engineering, Special Issue on Clock/Frequency Generation Circuits and Systems (Oct. 2011), Guest Editor
- 総合科学技術会議 外部専門家 (2010年度)
- International Conference on Solid State Devices and Materials, Technical Program Committee Member (2010.12-2011.12)
- IEICE Transactions, Special Section on Solid-State Circuit Design –Architecture, Circuit, Device and Design Methodology (April 2012), Editorial Committee Member
- IEEE Topical Meeting on Silicon Monolithic Integrated Circuits in RF Systems (2012), Technical Program Committee Member
- IEEE International Solid-State Circuits Conference (ISSCC) 2012, Technical Program Committee Member (2011.3-)
- 電子情報通信学会 集積回路研究専門委員会 専門委員 (2011.5-2015.5)
- 電子情報通信学会 回路とシステム研究専門委員会 専門委員 (2011.5-)
- IEICE Transactions, Special Section on VLSI Design and CAD Algorithm (Dec. 2012), Editorial Committee Member
- Workshop on Synthesis and System Integration of Mixed Technologies, Technical Program Committee (2012)
- 総合科学技術会議 外部専門家 (2011年度)
- International Conference on Solid State Devices and Materials, Technical Program Committee Member (2011.12-2011.12)
- 電気学会 高周波集積回路効率的設計のための基盤技術調査専門委員会 (2012年度-2013年度)
- 電気学会 環境監視技術調査専門委員会 (2012年度-2013年度)
- Japan-Egypt International Conference on Electronics, Communications and Computers, International Steering Committee (2012)
- IEEE International Solid-State Circuits Conference ISSCC 2013, Technical Program Committee Member (2012.3-)
- IEEE Topical Meeting on Silicon Monolithic Integrated Circuits in RF Systems (2013) , Technical Program Committee Member
- JSAP Japanese Journal of Applied Physics, Guest Editor (2013.4)
- IEICE Transactions, Special Section on Analog Circuits and Related SoC Integration Technologies (June 2013), Editorial Committee Member
- International Conference on Solid State Devices and Materials, Technical Program Committee Member (2012.12-2013.12)
- IEICE Transactions, Special Section on VLSI Design and CAD Algorithm (Dec. 2013), Editorial Committee Member
- IEICE Transactions, Special Section on Solid-State Circuit Design –Architecture, Circuit, Device and Design Methodology (April 2014), Editorial Committee Member
- IEEE International Solid-State Circuits Conference (ISSCC) 2014, Technical Program Committee Member (2013.3-)
- IEEE Electrical Design of Advanced Packaging and Systems Symposium, Technical Program Committee Member (2013)
- Workshop on Synthesis and System Integration of Mixed Technologies, Technical Program Committee (2013)
- Thailand-Japan MicroWave, Technical Program Committee Member (2013.3-2013.12)
- Japan-Egypt International Conference on Electronics, Communications and Computers, Technical Committee (2013)
- IEICE Transactions, Special Section on Analog Circuits and Related SoC Integration Technologies (June 2014), Editorial Committee Member
- IEEE Topical Meeting on Silicon Monolithic Integrated Circuits in RF Systems (2014), Technical Program Committee Member
- IEICE Transactions, Special Section on Design Methodologies for System on a Chip (July 2014), Editorial Committee Member
- IEICE Transactions, Special Section on VLSI Design and CAD Algorithm (Dec. 2014), Editorial Committee Member
- IEEE Asia Pacific Conference on Circuits and Systems (APCCAS) 2014, Track Chair (2013.11-)
- IEEE European Solid-State Circuits Conference (ESSCIRC) 2014, Technical Program Committee Member (2013.9-)
- IEEE International Solid-State Circuits Conference (ISSCC) 2015, Technical Program Committee Member (2014.3-)
- JSAP Japanese Journal of Applied Physics, Guest Editor (2014.4)
- IEICE Transactions, Special Section on Design Methodologies for System on a Chip (July 2015), Editorial Committee Member
- IEEE Journal of Solid-State Circuits (JSSC), Guest Editor (2015.7)
- International Conference on Solid State Devices and Materials, Technical Program Committee Member (2013.12-2014.12)
- 文部科学省 科学技術専門家ネットワーク 専門調査員 (2014年度)
- IEICE Transactions, Special Section on Analog Circuits and Related SoC Integration Technologies (June 2015), Editorial Committee Member
- IEICE Electronics Express編集委員 (2014.4-2017.6)
- IEEE Topical Meeting on Silicon Monolithic Integrated Circuits in RF Systems (2015), Technical Program Committee Member
- IEEE International Symposium on VLSI Design, Automation and Test (VLSI-DAT) 2015, Technical Program Committee Member (2014.7-)
- IEICE Transactions, Special Section on VLSI Design and CAD Algorithm (Dec. 2015), Editorial Committee Member
- IEEE European Solid-State Circuits Conference (ESSCIRC) 2015, Technical Program Committee Member (2014.9-)
- Workshop on Synthesis and System Integration of Mixed Technologies, Technical Program Committee (2015)
- IEEE Journal of Solid-State Circuits (JSSC), Guest Editor (2015.12)
- International Japan-Egypt Conference on Electronics, Communications and Computers, Technical Committee (2015)
- IEICE Transactions, Special Section on Analog Circuits and Related SoC Integration Technologies (June 2016), Editorial Committee Member
- IEEE International Solid-State Circuits Conference (ISSCC) 2016, Technical Program Committee Member (2015.3-)
- IEEE International Conference on Very Large Scale Integration (VLSI-SoC) 2015, Technical Program Committee Member (2015.3-)
- IEEE Topical Meeting on Silicon Monolithic Integrated Circuits in RF Systems (2016), Technical Program Committee Member
- IEICE Transactions, Special Section on Design Methodologies for System on a Chip (July 2016), Editorial Committee Member
- IEEE International Symposium on VLSI Design, Automation and Test (VLSI-DAT) 2016, Technical Program Committee Member (2015.7-)
- エレクトロニクス実装学会 講演大会 実行委員長 (2016年度) (2015.4-)
- IEEE Symposium on VLSI Circuits (VLSI Circuits) 2016, Technical Program Committee Member (2015.8-2016.8)
- IEEE European Solid-State Circuits Conference (ESSCIRC) 2016, Technical Program Committee Member (2015.9-2016.9)
- IEEE Journal of Solid-State Circuits (JSSC), Associate Editor (2015.9-)
- Workshop on Synthesis and System Integration of Mixed Technologies, Technical Program Committee (2016)
- IEICE Transactions, Special Section on VLSI Design and CAD Algorithm (Dec. 2016), Guest Editor
- IEICE Transactions, Special Section on Design Methodologies for System on a Chip (July 2017), Editorial Committee Member
- IEEE International Conference on Very Large Scale Integration (VLSI-SoC) 2016, Technical Program Committee Member (2015.12-)
- International Japan-Egypt Conference on Electronics, Communications and Computers, Technical Committee (2016)
- IEEE Topical Meeting on Silicon Monolithic Integrated Circuits in RF Systems (2017), Technical Program Committee Member
- IEICE Transactions, Special Section on Analog Circuits and Related SoC Integration Technologies (June 2017), Editorial Committee Member
- IEEE International Symposium on VLSI Design, Automation and Test (VLSI-DAT) 2017, Technical Program Committee Member (2016.7-)
- IEICE Transactions, Special Section on VLSI Design and CAD Algorithm (Dec. 2017), Editorial Committee Member
- IEEE Symposium on VLSI Circuits (VLSI Circuits) 2017, Technical Program Committee Member (2016.8-2017.8)
- IEEE International Symposium on VLSI Design, Automation and Test (VLSI-DAT) 2018, Technical Program Committee Member (2017.6-)
- IEEE European Solid-State Circuits Conference (ESSCIRC) 2017, Technical Program Committee Member (2016.9-2017.9)
- IEICE Transactions, Special Section on Design Methodologies for System on a Chip (July 2018), Editorial Committee Member
- IEICE Transactions, Special Section on Analog Circuits and Their Application Technologies (July 2018), Guest Editor-in-Chief
- IEEE International Symposium on Radio-Frequency Integration Technology (RFIT) 2017, Technical Program Committee, Sub-Committee Co-Chair (2016.12-)
- IEEE International Conference on Very Large Scale Integration (VLSI-SoC) 2017, Technical Program Committee Member (2017.2-)
- IEEE Topical Meeting on Silicon Monolithic Integrated Circuits in RF Systems (2018), Technical Program Committee Member
- IEICE Transactions, Special Section on VLSI Design and CAD Algorithm (Dec. 2018), Editorial Committee Member
- Japan-Africa Conference on Electronics, Communications, and Computers (2017)
- IEEE Symposium on VLSI Circuits (VLSI Circuits) 2018, Technical Program Committee Member, Evening Panel Co-Chair (2017.8-2018.8)
- IEEE International Symposium on VLSI Design, Automation and Test (VLSI-DAT) 2019, Technical Program Committee Member (2018.6-)
- IEEE European Solid-State Circuits Conference (ESSCIRC) 2018, Technical Program Committee Member (2017.9-2018.9)
- IEEE International Symposium on Radio-Frequency Integration Technology (RFIT) 2018, Technical Program Committee (2017.12-)
- IEICE Transactions, Special Section on Analog Circuits and Their Application Technologies (Oct. 2019), Editorial Committee Member
- IEICE Transactions, Special Section on Design Methodologies for System on a Chip (July 2019), Editorial Committee Member
- IEEE Global Symposium on Millimeter Waves (GSMM) 2019, TPC Co-Chair
- Japan-Africa Conference on Electronics, Communications, and Computers (2018)
- IEEE Topical Meeting on Silicon Monolithic Integrated Circuits in RF Systems (2019), Technical Program Committee Member
- IEEE Symposium on VLSI Circuits (VLSI Circuits) 2019, Technical Program Committee Member, Evening Panel Co-Chair (2018.7-2019.7)
- IEEE European Solid-State Circuits Conference (ESSCIRC) 2019, Technical Program Committee Member (2018.9-2019.9)
- IEICE Transactions, Special Section on VLSI Design and CAD Algorithm (Dec. 2019), Editorial Committee Member
- IEEE Solid-State Circuits Society, Webinar “CMOS Millimeter-wave Transceiver Design” (2018.12.12)
- IEEE Solid-State Circuits Society, Distinguished Lecturer (2019.1-2020.12)
- IEICE Transactions, Special Section on Analog Circuits and Their Application Technologies (Oct. 2020), Editorial Committee Member
- IEEE Symposium on VLSI Circuits (VLSI Circuits) 2020, Technical Program Committee Member, Evening Panel Co-Chair (2019.8-2020.8)
- IEEE International Symposium on VLSI Design, Automation and Test (VLSI-DAT) 2020, Technical Program Committee Member (2019.6-)
- IEICE Transactions, Special Section on VLSI Design and CAD Algorithm (Dec. 2020), Editorial Committee Member
- IEEE Transactions on Microwave Theory and Techniques (T-MTT), Associate Editor (2019.8-)
- IEEE European Solid-State Circuits Conference (ESSCIRC) 2020, Technical Program Committee Member (2019.10-2020.9)
- IEEE Radio Frequency Integrated Circuits Symposium (RFIC) 2020, Technical Program Committee Member (2019.11-)
- IEEE Global Symposium on Millimeter Waves (GSMM) 2020, TPC Member
- IEICE Transactions, Special Section on Analog Circuits and Their Application Technologies (Oct. 2021), Editorial Committee Member
- IEEE International Symposium on VLSI Design, Automation and Test (VLSI-DAT) 2021, Technical Program Committee Member (2020.5-)
- IEICE Transactions, Special Section on Design Methodologies for System on a Chip (July 2021), Editorial Committee Member
- 科学技術振興機構 (JST) さきがけ「情報担体とその集積のための材料・デバイス・システム(情報担体)」領域アドバイザー
- テラヘルツシステム応用推進協議会
- IEICE Transactions, Special Section on VLSI Design and CAD Algorithm (Feb. 2022), Editorial Committee Member
- IEEE Symposium on VLSI Circuits (VLSI Circuits) 2021, Technical Program Committee Member, (2020.8-2021.8)
- IEEE European Solid-State Circuits Conference (ESSCIRC) 2021, Technical Program Committee Member (2020.10-2021.9)
- IEEE Radio Frequency Integrated Circuits Symposium (RFIC) 2021, Technical Program Committee Member (2020.11-)
- IEICE Transactions, Special Section on Analog Circuits and Their Application Technologies (Oct. 2022), Editorial Committee Member
- IEEE International Symposium on VLSI Design, Automation and Test (VLSI-DAT) 2022, Technical Program Committee, Subcommittee Co-Chair (2021.6-)
- IEEE Symposium on VLSI Circuits (VLSI Circuits) 2022, Technical Program Committee Member, (2021.8-2022.8)
- IEEE Radio Frequency Integrated Circuits Symposium (RFIC) 2022, Technical Program Committee Member (2021.11-)
- IEEE European Solid-State Circuits Conference (ESSCIRC) 2022, Technical Program Committee Member (2021.12-2022.9)
- IEICE Transactions, Special Section on VLSI Design and CAD Algorithm (March 2023), Editorial Committee Member
- IEEE European Solid-State Circuits Conference (ESSCIRC) 2022, Technical Program Committee Member (2022.3-)
- IEEE International Symposium on Radio-Frequency Integration Technology (RFIT) 2022, Technical Program Committee, Sub-Committee Co-Chair (2022.3-)
- IEICE Transactions, Special Section on Analog Circuits and Their Application Technologies (Oct. 2023), Editorial Committee Member
- IEEE Symposium on VLSI Circuits (VLSI Circuits) 2023, Technical Program Committee Member, (2022.8-2023.8)
- IEEE Radio Frequency Integrated Circuits Symposium (RFIC) 2023, Technical Program Committee Member, Steering Committee Member (2022.5-)
- IEEE VLSI Symposium on Technology, Systems and Applications 2023, Technical Program Committee, Subcommittee Co-Chair (2022.6-)
- IEICE Transactions, Special Section on VLSI Design and CAD Algorithm (Feb. 2024), Editorial Committee Member
- IEEE Asian Solid-State Circuits Conference (A-SSCC) 2022-, Technical Program Committee Member (2022.2-)
- IEICE Transactions, Special Section on VLSI Design and CAD Algorithm (March 2024), Editorial Committee Member
- IEEE Radio Frequency Integrated Circuits Symposium (RFIC) 2024, Technical Program Committee Member, Steering Committee Member (2023.5-)
- IEEE Symposium on VLSI Circuits (VLSI Circuits) 2024, Technical Program Committee Member, Focus Session and Invited Paper Chair (2022.8-2023.8)
- 科学技術振興機構 (JST) 創発的研究支援事業 創発アドバイザー
- IEICE Transactions, Special Section on VLSI Design and CAD Algorithm (March 2025), Editorial Committee Member
- IEEE Asia Pacific Conference on Circuits and Systems (APCCAS) 2024, Track Chair (2023.11-)
- IEEE International Symposium on VLSI Design, Automation and Test (VLSI-DAT) 2025, Program Chair (2024.2-)
学会会員等
担当授業
- デジタル回路 (3年1Q)
過去の担当授業
- 応用電子回路 (3年2Q)
- 電気回路第二 (2年3Q)
- 5類F1ゼミ (1年前期)
- 線形回路 (2年前期)
- アナログ電子回路 (3年前期)
- 電気電子工学実験第3 (3年前期)
- 電子回路 (2年後期 横浜国立大学)
- 集積回路工学 (新潟大学)